[menuju akhir]
1. Tujuan [kembali]
a. Mempelajari diagram blok IC 74138 Decoder.
b. Mempelajari rangkaian dalam IC 74138 Decoder
c. Mempelajari table kebenaran dari IC 74138 Decoder.
2. Alat dan Bahan[kembali]
a. 74LS138
■ Designed specifically for high speed: Memory decoders Data transmission systems
■ DM74LS138 3-to-8-line decoders incorporates 3 enable inputs to simplify cascading and/or data reception
■ DM74LS139 contains two fully independent 2-to-4-line decoders/demultiplexers
■ Schottky clamped for high performance
■ Typical propagation delay (3 levels of logic) DM74LS138 21 ns DM74LS139 21 ns
■ Typical power dissipation DM74LS138 32 mW DM74LS139 34 mW
3. Dasar Teori [kembali]
a. 74LS138 Encoder
Simbol 74LS138 Encoder di proteus:
Rangkaian dalam:
4. Langkah-langkah [kembali]
Pertama kita cari di library gerbang IC yang digunakan, LogicState, dan Logicprobe. Lalu kita letak IC di papan proteus. Logic state kita letak di sisi input IC sebanyak 6 buah. Lalu masing2 dihubungkan ke A, B, C, E1, E2,dan E3. Lalu, kita letak logic probe pada sisi output IC sebanyak 8 buah. Lalu kita hubungkan ke Y0, Y1, Y2, Y3, Y4, Y5, Y6, , dan Y7. Lalu kita dapat mengubah Logicstate berlogika 1 atau 0 untuk mengetahui output yang dihasilkan.
5. Rangkaian Simulasi [kembali]
6. Prinsip Kerja Rangkaian [kembali]
Pada IC 74LS138 Encoder, input A, B, C diberi logicstate berlogika 1. Pada E1 diberi logicstate berlogika 1. Pada E2 dan E3 diberi logicstate berlogika 0. Pada Output Y0-Y7 diberi logic probe untuk mengetahui hasil encodernya. dengan inputan yang sudah diberi, akan menghasialkan output Y0-Y6 berlogika 1 sedangkan pada Y7 berlogika 0. Hal ini sesuai dengan tabel kebenaran yang ada.
7. Video [kembali]
8. Download File [kembali]
Download html [klik]
Download Rangkaian [klik]
Download Video [klik]
Download Datasheet IC74LS138 [klik]
No comments:
Post a Comment